基于BiCMOS的高性能CML三值D型触发器的设计

Journal of Shandong University(Engineering Science)(2013)

引用 0|浏览9
暂无评分
摘要
结合电流模逻辑(current-mode logic,CML)电路的高速低摆幅、抗干扰能力强、适合在高频下工作的优点以及BiCMOS电路高速大驱动的优点,设计了一种结构简单的基于BiCMOS的高性能CML三值D型触发器。采用TSMC 180 nm工艺,使用HSPICE进行模拟。结果表明,所设计的触发器不仅具有正确的逻辑功能,且结构简单,与目前先进的三值D型触发器相比,平均D-Q延时降低95.6%~98.4%,PDP降低16.2%~96.8%,同时工作频率可高达15 GHz,适合高速和高工作频率的应用。
更多
查看译文
关键词
flip-flop,current-mode logic,high-speed integrated circuits,CML,multi-valued logic,low-power
AI 理解论文
溯源树
样例
生成溯源树,研究论文发展脉络
Chat Paper
正在生成论文摘要