消息存储器网络接口设计在PCI总线上的实践与性能分析

小型微型计算机系统(2001)

引用 0|浏览3
暂无评分
摘要
根据研究结果表明,在网络并行计算系统中,消息传递的内容很少是栈(Stack)中的数据,而主要是堆(Heap)中的数据.根据这个定性分析以及定量统计结论,结合存储器技术的进展,在网络并行计算中的网络接口上引入消息存储器,使得网络并行计算中各个结点可以直接访问其他结点的消息存储器.本文给出在这种消息存储器网络接口在PCI总线上的实践.对比了采用完全ASIC设计的通用原始方案与在PCI总线上采用嵌入处理机的方案之间的差异,根据对比结果,得出采用嵌入处理机的方案可以在完成同样功能的情况下,获得更高的计算与通信的重叠性.所以本文修改了原始的MMNI设计方案,把消息队列的管理也交由嵌入处理机完成.最后本文给出一种性能分析的模型,给出了在PCI总线上消息存储器网络接口的具体性能数据.
更多
AI 理解论文
溯源树
样例
生成溯源树,研究论文发展脉络
Chat Paper
正在生成论文摘要