16.6 A Calibration-Free Triple-Loop Bang-Bang PLL Achieving 131fs<inf>rms</inf> Jitter and-70dBc Fractional Spurs

2019 IEEE International Solid- State Circuits Conference - (ISSCC)(2019)

引用 0|浏览2
暂无评分
AI 理解论文
溯源树
样例
生成溯源树,研究论文发展脉络
Chat Paper
正在生成论文摘要