DHR TDC 芯片的性能测试

LAN Songfu,ZHAO Lei,QIN Jiajun, WANG Yuting,LIU Shubin,AN Qi

Nuclear Physics Review(2022)

引用 0|浏览13
暂无评分
摘要
TDC(time-to-digital converter)作为基于信号甄别和时间数字转换的时间测量技术路线的主要组成部分之一,至今在诸多领域中都具有广泛的应用.本实验室对高精度时间测量TDC ASIC(Application Specific In-tegrated Circuit)进行了深入研究,在180nm CMOS工艺下完成了基于DLL(Delay-Locked Loop)结构的原型芯片的设计,芯片命名为DHR TDC.为了评估原型芯片的相关性能以推进下一步的改版设计,设计了测试电子学模块,构建了相应的电子学测试系统并完成了性能测试.测试结果表明,该TDC具有较好的性能,在实现156 ps的bin size基础上时间精度好于60 ps RMS.同时该TDC在20μs的动态范围下具有较好的线性,其DNL(Differential NonLinearity)和INL(Integral NonLinearity)分别好于0.13和0.15 LSB(Least Significant Bit).
更多
AI 理解论文
溯源树
样例
生成溯源树,研究论文发展脉络
Chat Paper
正在生成论文摘要